記事 ID: 000078109 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

バスホールド機能を使用する際に、コアロジック内の I/O ピンの値を読み取ることができますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい。バスホールド機能を使用すると、コアロジックで I/O ピンの値を読み取ることができます。

ピンを双方向ピンとしてインスタンス化する必要があります。 バスホールド機能を使用すると、出力の内容が駆動されなくなったときに保持されます (トライステート)、双方向ピンの入力側を読み取ることができます。

解決方法

 

関連製品

本記事の適用対象: 37 製品

Arria® V GX FPGA
Arria® V GT FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
インテル® Cyclone® FPGA
Arria® II GZ FPGA
Cyclone® II FPGA
Cyclone® V E FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA
Cyclone® V SE SoC FPGA
HardCopy™ III ASIC デバイス
HardCopy™ IV GX ASIC デバイス
HardCopy™ IV E ASIC デバイス
MAX® II CPLD
MAX® II Z CPLD
MAX® V CPLD
Stratix® V GT FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Arria® GX FPGA
Arria® II GX FPGA
Stratix® FPGAs
Stratix® GX FPGA
Stratix® II FPGA
Stratix® II GX FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Cyclone® III FPGA
Cyclone® III LS FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Cyclone® V GX FPGA
Cyclone® V GT FPGA
Stratix® IV GT FPGA
Stratix® IV E FPGA
Stratix® V GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。