インテル® Quartus® II ソフトウェアのバージョン 11.x で、間隔タイマーをウォッチドッグとして設定すると、Qsys に問題があります。チップ選択信号が接続されていません。これは、Quartus® II ソフトウェアの新しいバージョンで修正されます。
回避策として、Qsys が生成するトップレベルの verilog ファイルを編集してください。ウォッチドッグ・コンポーネントを検索します。チップセレクトの入力信号を間隔タイマーで 1'b1 に結び付けます。
timer_sys_timer_0 timer_0 (
.clk (clk_clk)、// clk
.reset_n (~rst_controller_reset_out_reset)、// reset_n
.address (timer_0_s1_agent_m0_address)、// アドレス
.writedata (timer_0_s1_agent_m0_writedata)、// writedata
.readdata (timer_0_s1_agent_m0_readdata)、// readdata
.chipselect (1'b1)、// chipselect
.write_n (~timer_0_s1_agent_m0_write)、// write_n
.resetre warrant ()、// resetre warrant
.irq (timer_0_irq_irq) // irq
);