記事 ID: 000078044 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/08/13

Cyclone® III または Cyclone® IV デバイスで ALTASMI_PARALLEL を使用する場合、Quartus® II ソフトウェアはアクティブ・シリアル (AS) インターフェイスの I/O に 2.5V I/O 制約を適用しますが、これを無効にする方法はありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Cyclone® III または Cyclone IV デバイスで ALTASMI_PARALLEL を使用する場合、Quartus® II ソフトウェアは AS インターフェイスの I/O ピンに 2.5V I/O 制約を強制するため、デザイン内の AS ピンを含むバンクの VCCIO 設定と一致しない場合、フィッターエラーが発生する場合があります。

解決方法

次の 2 つの回避策が考えられます。

回避策 1

[割り当て]メニューに移動し、[デバイス]を選択します

[デバイス] オプションと [ピン留め] オプションをクリックします

カテゴリー選択の下にある電圧をクリックします

デフォルト2.5VからAS信号を含むバンクの電圧に変更します。(この設定は、まだ I/O 標準が割り当てられていないすべての I/O に適用されることに注意してください)。

回避策 2

エラーメッセージに記載されているすべてのピンに I/O を標準割り当てにして、AS ピンを含むバンクのデザイン VCCIO 要件を満たすようにします。

以下に例を示します。

set_instance_assignment -name IO_STANDARD "3.3-V LVTTL" -to "top_altasmi_parallel_l852:top_altasmi_parallel_l852_component|cycloneii_asmiblock2~ALTERA_DCLK"

関連製品

本記事の適用対象: 4 製品

Cyclone® III LS FPGA
Cyclone® III FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。