記事 ID: 000077982 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Time 2010 レポートのパルス幅違反

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Time2 レポートに最小パルス幅違反が表示される場合があります ソフト SERDES デザインでフルコンパイルを実行する場合。

解決方法

クロックピンの I/O 規格を指定して、クロックが ピンのパフォーマンスが向上し、高速で動作します。例えば、 クロックにパルス幅違反が表示される場合 rx_serial_clk rx_serial_clk90 入力ファイルの .qsf ファイルに次のコマンドを追加します。

set_instance_assignment -name IO_STANDARD LVCMOS -to rx_serial_clk

set_instance_assignment -name IO_STANDARD LVCMOS -to rx_serial_clk90

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。