クリティカルな問題
100G Interlaken MegaCore ファンクションによると
ユーザーガイド、ユーザーロジックは入力を駆動する必要があります tx_pll_locked
論理 AND を備えたArria 10 100G Interlaken IP コアへの信号
Arria pll_locked
10 TX の出力信号のうち
PLL IP コア。ただし、この情報は不完全です。入力
論理 AND への信号には、それぞれの逆数も含む必要があります。
TX PLL pll_cal_busy
信号。
単一の外部 TX PLL の場合のイラストは、 図 5-3 を参照して、Arria 10 PLL とArria 10 100G Interlaken MegaCore 「100G Interlaken IP の移行」における機能接続図 Arriaの「Stratix V から Arria 10 デバイスまでのコア」の章 10 移行ガイド
この問題を回避する方法はありません。Arriaを接続していることを確認します。 100G Interlaken IP コアへの 10 個の外部 TX PLL このエラーの手順を参照してください。
この問題は、100G バージョン 14.1 で修正されています。 Interlaken MegaCore ファンクション・ユーザーガイド