記事 ID: 000077887 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

cal_blk_powerdown信号を使用して、トランシーバー・オンチップ終端のキャリブレーションを行うべきはいつですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

トランシーバー・オンチップ終端キャリブレーションは、デバイスの電源を入れる際に 1 回のみ行う必要があります。ただし、チャネルに弗愁のシグナル・インテグリティーがあり、デバイスがデバイスの極端な温度で動作している場合、cal_blk_powerdown信号をパルスしてトランシーバー・オンチップ終端を再キャリブレーションすると、マージンが増える可能性があります。

例: デバイスの電源がオンで、最初は Tj(min) でキャリブレーションを行った場合、チャネルのシグナル・インテグリティーが恍悌的なシグナル・インテグリティーを持っていますが、通常の動作温度が Tj(max) に近い場合、Tj(max) でオンチップ終端を再調整すると、シグナル・インテグリティー・マージンが向上する可能性があります。

ビットエラーは、オンチップ終端再キャリブレーション中に生じる場合があります。

注: デザイン段階では、シグナル・インテグリティー・シミュレーションを通じて、チャネルがデザインの全温度範囲に十分なマージンを提供していることを確認する必要があります。

関連製品

本記事の適用対象: 8 製品

Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® II GX FPGA
Arria® GX FPGA
Arria® II GZ FPGA
Arria® II GX FPGA
Stratix® V GX FPGA
Cyclone® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。