記事 ID: 000077782 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/27

エラー (169175): LVDS I/O 規格のピン &ltname> には、位置 &ltname> では利用できない差動出力バッファーが必要です。

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 インテル® Quartus® II ソフトウェアのコンパイル中に、真の LVDS 出力をサポートしない IO ピンに IO 標準 LVDS を割り当てた場合、このエラーメッセージが表示されることがあります。
解決方法

このエラーを回避するには、エミュレートされた LVDS 標準アサインメント LVDS_E_3R または LVDS_E_1Rを使用してください。

メモ: エミュレートされた LVDS 規格を使用するには、ボードに抵抗を追加する必要があります。詳細については、各ターゲットデバイスのハンドブック を参照してください。

関連製品

本記事の適用対象: 18 製品

Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V FPGA & SoC FPGA
Arria® V GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Cyclone® V FPGA & SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V SX SoC FPGA
Stratix® V FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。