記事 ID: 000077751 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

SOPC Builder の PCI Express コンパイラーのハード IP 実装が L1 ステートに入るとハングアップ

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

ホストがアドレス0x1fで PMSE レジスターをプログラムする場合 D3 ステートまで、SOPC Builder で作成されたハード IP エンドポイント・バリアント 電源管理メッセージのハンドシェイクの実行中にハングアップする可能性があります。 ルートポートのプロトコルです。

この問題は PCI Express のハード IP の実装に影響を与えています。 SOPC Builder の MegaCore ファンクション

解決方法

回避策は、 test_in[7] = 1 を無効に設定することです。 すべての低電力ネゴシエーション。

この問題は PCI Express MegaCore のバージョン 10.1 で修正されています。 関数。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。