記事 ID: 000077717 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/28

C CEDAR S ファンクション'sGeneric'、(mdlStart)、時間 0.0 の実行中に「fpga/HDLImport」エラーが発生しました。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • DSP Builder for インテル® FPGA
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    ARRIA® V デザインで DSP Builder を使用して NCO Megacore® ブロックを含む Simulink® シミュレーションを実行すると、以下のエラーメッセージが表示される場合があります。

    C CEDAR S ファンクション'sGeneric'、(mdlStart)、時間 0.0 の実行中に「fpga/HDLImport」エラーが発生しました。

    原因: NEON ファイルからの予期しない (char*) 例外。string is:MLIB_UINTEGER::bit() は不正なbit_positionで呼び出されます..

    解決方法

    Quartus® II ソフトウェア・バージョン 13.0 SP1 でこの問題を回避するには、以下の手順に従ってください。

    1. DSP Builder を閉じます (実行中のシステムが存在する場合)
    2. 適切な添付圧縮ファイルのコンテンツを DSP Builder bin64 ディレクトリーにコピーします。
    (<13_0_sp1_install_dir>/quartus/dsp_builder/bin64)
    3. DSP Builder を再開する

    Windows 64 の場合:
    13_0sp1_windows64.zip
    - alt_dspbuilder_mAltr_PvoIp. 00000000
    - alt_dspbuilder_mAltr_Pvo. 00000000
    - alt_dspbuilder_ParseVo. 00000000
    - SimgenExport.dll
           
    Linux* 64 の場合:
    13.0sp1_linux64.13.0sp1_linux64.gz
    - alt_dspbuilder_mAltr_PvoIp.mexa64
    - alt_dspbuilder_mAltr_Pvo.mexa64
    - alt_dspbuilder_ParseVo.mexa64
    - libSimgenExport.so

    この問題は、Quartus® II ソフトウェア・バージョン 13.1 以降で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    Arria® V GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。