記事 ID: 000077664 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Stratix V デバイスのデータストレージに M20K ブロックを使用する捺合補間フィルターに失敗

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Stratix V デバイスをターゲットとするインターポレーション・フィルター M20K メモリーブロックを使用して、シミュレーションでデータストレージの障害が発生する場合、または コンパイル。

    マルチサイクル変数構造を備えたインタープロポレーション・フィルター および データストレージ をターゲットとする M20K に設定 Stratix V デバイスです。

    インテル® Quartus® II ソフトウェアでは、ネットリストやシミュレーションを生成できません。 期待される結果との不一致が原因で失敗します。

    解決方法

    マルチサイクル変数を備えたインターポレーション・フィルターの場合 データ ストレージ自動に設定し、Stratix V デバイスをターゲットとする構造。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。