記事 ID: 000077659 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Quartus® II ソフトウェアおよび IP バージョン 8.0SP1 で CAS レイテンシーを 5 以上に設定した場合、DDR2 ハイパフォーマンス (HP) コントローラーを使用して DDR2 メモリーをインターフェイスする際に、DQ バスでアイドル時間が生じるのはどうしてですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

現在のところ、DDR2 HP Controller Megawizard で CAS レイテンシーを 5 以上に設定すると、Stratix® II または Stratix III デバイスで銀行管理を行っていない場合でも、継続的な書き込みバーストを実行できなくなります。

DDR2 HP コントローラー IP は、上記の問題で今後のバージョンで修正される予定です。Quartus® II ソフトウェアおよび IP バージョン 8.0SP1 用のパッチをダウンロードできます。 PC そして Linuxこの問題を回避するには。

関連製品

本記事の適用対象: 1 製品

Stratix® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。