記事 ID: 000077561 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/02/28

広い外部メモリー・インターフェイスのインスタンスが複数ある場合に、「レポート DDR」タイミングレポートが存在しないのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® II ソフトウェア・バージョン 12.1SP2 以前のタイミングスクリプトの問題により、広い (通常は x72 ビット以上) 外部メモリー・インターフェイスの複数インスタンスを持つデザインでは、「Report DDR」タイミング・レポートが表示されない可能性があります。「Report DDR」タイミングレポートが表示されている場合、この問題はデザインに影響しません。

    解決方法

    以下の手順に従ってください。

    1. <project_name>_p0_report_timing_core.tcl識別してきます。
    2. キーワード「num_path」の行をします。
    3. その 行で以下の変更を行います。

    差出人:

    num_paths 5000 に設定

    宛先:

    num_paths 10000 に設定

    この問題は、Quartus® II ソフトウェア・バージョン 13.0 以降で修正されています。

    関連製品

    本記事の適用対象: 5 製品

    Stratix® V FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Stratix® V E FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。