記事 ID: 000077450 コンテンツタイプ: トラブルシューティング 最終改訂日: 2019/01/04

コンフィグレーション・クロック・ソース・フィールドの内部オシレーター設定を、インテル® Stratix® 10 L タイルおよび H タイル・デバイスでのトランシーバー・キャリブレーションに使用できますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    いいえ、インテル® Stratix® 10 L タイルおよび H タイルデバイスのトランシーバー・キャリブレーションには、コンフィグレーション・クロック・ソース・フィールドの内部オシレーター設定を使用しないでください。

    解決方法

    インテル Stratix 10 L タイルおよび H タイル・トランシーバーの正確なキャリブレーションは、コンフィグレーション・クロック・ソース・フィールドのOSC_CLK_1ピン設定を使用する必要があります。また、適切なクロックを
    PCB 上のデバイスのピンをOSC_CLK_1します。

    関連製品

    本記事の適用対象: 4 製品

    インテル® Stratix® 10 GX FPGA
    インテル® Stratix® 10 MX FPGA
    インテル® Stratix® 10 TX FPGA
    インテル® Stratix® 10 SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。