記事 ID: 000077442 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

L タイルおよび H タイル fPLL インテル® Stratix® 10 FPGA IP で HDMI プロトコルオプションを選択するとフィッターエラーメッセージが表示されるのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 19.1、18.2、18.1.1 および 18.1 の問題により、fPLL IP で HDMI プロトコル・オプションを使用すると、次のフィッター・エラー・メッセージが表示されます。

     

    Error(15653): フィッターは次の構造に適した構成を見つけられません。旧式のトランシーバー PHY IP コアを更新し、不正なピン割り当てを修正してから、デザインを再コンパイルします。

    エラー(15744): In atom'u0|xcvr_fpll_s10_htile_0|fpll_inst'

    エラー(15744): 設定が以下の条件の 1 つ以上に一致している必要があります。

    エラー(15744): (primary_use != TX ) OR (side == LEFT) OR ( f_min_pfd == 5000000 )

    エラー (15744): しかし、以下の課題は上記の条件に違反しています。

    エラー (15744): side = SIDE_OFF

    エラー(15744): f_min_pfd = 25000000

    エラー(15744): primary_use = TX

     

    HDMI プロトコル・オプションは、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 19.1、18.2、18.1.1 および 18.1 ではサポートされていません。

    解決方法

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションバージョン 19.2 で修正されています。インテル® Quartus® Prime Pro バージョン 19.2 以前の場合は、ベーシック・プロトコル・モードを使用してください。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。