記事 ID: 000077432 コンテンツタイプ: トラブルシューティング 最終改訂日: 2017/09/19

インテル® Arria® 10 および Cyclone®10 デバイスで HDMI デザイン例トランスミッター・インターフェイス (ソース) 向け Tx PLL REFCLK としてトランシーバー RX ピンを使用できますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    いいえ、インテル® Arria® 10 および Cyclone®10 デバイスでは、HDMI™ デザイン例トランスミッター・インターフェイス (ソース) 向けの Tx PLL REFCLK としてトランシーバー RX ピンを使用することはできません。

    HDMI デザイン例トランスミッター (ソース) は、REFCLK 信号を Tx PLL (fPLL) およびビデオクロックの生成に使用する IOPLL に接続します。

    RX ピンを REFCLK リソースとして使用すると、IOPLL に接続できません。HDMI デザイン例 TX REFCLK を Rx ピンに配置すると、インテル® Quartus®・ソフトウェア・デザインは適合しません。

    解決方法

    この問題を回避するには、HDMI デザイン例 TX REFCLK を専用トランシーバー REFCLK ピンに配置します。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Cyclone® 10 GX FPGA
    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。