記事 ID: 000077429 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

Stratix® IV GX デバイス・トランシーバー・デザインが Quartus® II ソフトウェアの TX PLL をマージできないのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    STRATIX IV GX デバイス・トランシーバー・デザインで、ALTGX Megawizard プラグイン・マネージャー内の TX PLL に同一のパラメーターがない場合、Quartus® II ソフトウェアの TX PLL のマージに失敗します。

    解決方法

    Quartus® II ソフトウェアが TX PLL をマージするには、TX PLL の設定、構成、および入力が同一である必要があります。

    正常に動作するために同一でなければならず TX PLL パラメーターの例には、クロック入力、リセットやパワーダウンなどの制御入力、帯域幅設定、ダイナミック・リコンフィグレーション設定、PLL タイプがあります。

    関連製品

    本記事の適用対象: 2 製品

    Stratix® IV GX FPGA
    Stratix® IV GT FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。