記事 ID: 000077396 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

interlaken (第 2 世代) インテル® Stratix® 10 FPGA IP (25Gbps レーン) が、インテル® Stratix® 10 E タイル・エンジニアリング・サンプル (ES) デバイスをターゲットとするとタイミング・クロージャーに失敗するのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • Interlaken (第 2 世代) インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Interlaken (第 2 世代) インテル® Stratix® 10 FPGA IP と 25Gbps レーンのバリアントは、エンジニアリング・サンプル (ES) デバイスをサポートしていません。

    解決方法

    タイミング・クロージャーに最適な「Quality of Result (Quality of Result)」を得るために、インテル® Quartus® Prime ソフトウェアで Design Space Explorer II を起動し、シードスイープを実行します。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Stratix® 10 MX FPGA
    インテル® Stratix® 10 TX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。