記事 ID: 000077382 コンテンツタイプ: トラブルシューティング 最終改訂日: 2019/05/13

ノード: <hierarchy>|gen_ct1_hssi_pldadapt_rx.inst_ct1_hssi_pldadapt_rx~aib_rx_internal_div.reg はクロックであると判断しましたが、関連するクロック・アサインメントなしで検出されました。</hierarchy>

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • トランシーバー PHY
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション バージョン 17.1 以前の問題により、トランシーバー・ネイティブ PHY インテル® Stratix® 10 FPGA IP の複数インスタンスをデザイン内でインスタンス化する際、タイミング分析中にこの警告が発生する可能性があります。

    この問題は、トランシーバー・ネイティブ PHY インテル® Stratix® 10 個FPGA IP インスタンス名に、1 桁以上の角かっこが含まれている場合に固有です。

    例えば:

    「my_instance[0].u0」は正常に動作します。

    「my_instance[10].u0」はエラーになります


    角かっこを含むインスタンス名は、generate ステートメントを使用して同じコンポーネントの複数のインスタンスをインスタンス化する一般的な結果です。

    解決方法

    この問題を回避するには、トランシーバー・ネイティブ PHY インテル® Stratix® 10 FPGA IP インスタンス名に、1 桁以上の角かっこが含まれていないことを確認します。

    この問題は、インテル Quartus Prime 開発ソフトウェア・プロ・エディションの今後のリリースで解決される予定です。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。