記事 ID: 000077380 コンテンツタイプ: エラーメッセージ 最終改訂日: 2017/08/29

エラー (15653): [フィッター] では以下の原子の正当な構成を見つけることができません。旧式のトランシーバー PHY IP コアを更新し、不正なピン割り当てを修正してから、デザインを再コンパイルします。

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • トランシーバー・ネイティブ PHY インテル® Arria® 10 Cyclone® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® Prime ソフトウェア 16.1 および 17.0 のArria® 10 デバイスで、5Gbps 未満のデータレートを持つネイティブ Phy IP の「tx_pma_div_clkout」ポートをインスタンス化すると、インテル® Quartus® Prime フィッターにこのエラーメッセージが表示される場合があります。

    ネイティブ Phy IP の問題により、以下のエラーメッセージが表示されません。

    • エラー (15744): 設定は次の条件の 1 つ以上に一致する必要があります。
    • エラー (15744): (datarate_bps > 4999999999) OR (rser_clk_divtx_user_sel == DIVTX_USER_OFF)
    • エラー (15744): しかし、次の割り当ては上記の条件に違反しています:

     

     

    解決方法

    この問題を回避するには、データレート 上げる、「tx_pma_div_clkout」ポート無効にします

     

    関連製品

    本記事の適用対象: 1 製品

    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。