記事 ID: 000077334 コンテンツタイプ: トラブルシューティング 最終改訂日: 2019/08/30

トランシーバーの標準 PCS 8B/10B デコーダーは、Arria 10、Cyclone® 10 GX、および Stratix® 10 L タイルおよび H タイルデバイスのファイバー・チャネル仕様に準拠していますか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    トランシーバー・ネイティブ PHY インテル® Arria® 10 Cyclone® 10 FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

いいえ、トランシーバーの標準 PCS 8B/10B デコーダーは、Arria 10、Cyclone® 10 GX、および Stratix® 10 L タイルおよび H タイルデバイスのファイバーチャネル仕様に完全には準拠していません。

特定のデータレートの「無効な転送ワードの検出」に関するファイバーチャネル・プロトコル要件では、誤った開始実行の視差で受信した順序セットにはエラーのフラグが付けられることが定められています。Arria 10、Cyclone® 10 GX、および Stratix® 10 L タイルおよび H タイル デバイス 8B/10B デコーダーは、順序セットではなく、文字ごとに実行の視差を決定します。

この非準拠により、トランシーバーの標準 PCS 8B/10B デコーダーを使用できない場合があります。

解決方法

この問題を回避するには、FPGA コアにファイバーチャネル準拠の 8B/10B デコードを実装できます。

関連製品

本記事の適用対象: 5 製品

インテル® Stratix® 10 GX FPGA
インテル® Stratix® 10 SX SoC FPGA
インテル® Stratix® 10 TX FPGA
インテル® Arria® 10 FPGA & SoC FPGA
インテル® Cyclone® 10 GX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。