記事 ID: 000077318 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

ユーザーガイドの インテル® Stratix® 10 L および H タイル標準 PCS データレートのサポートに関してエラーがありますか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    インテル® Stratix® 10 L および H タイル・トランシーバー PHY ユーザーガイド (| 2019.10.25)第 1 表 5 のドキュメントでは、L タイル -2 スピードグレードおよび H タイルの標準 PCS データレートサポート -1/-2 スピードグレードは 10.81344 Gbps であることを示しています。これは、最大データレートのサポートでは正しくありません。

    解決方法

    上記に対応するデータレートは、適切なインテル® Stratix® 10 L および H タイル・トランシーバー・ネイティブ PHY FPGA IP パラメーター設定により最大 12 Gbps になる場合があります。ドキュメントはバージョン 20.4 で更新されています。

    関連製品

    本記事の適用対象: 4 製品

    インテル® Stratix® 10 GX FPGA
    インテル® Stratix® 10 MX FPGA
    インテル® Stratix® 10 TX FPGA
    インテル® Stratix® 10 SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。