記事 ID: 000077271 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/28

エラー (169058: 入力 I/O ピンの I/O 標準 HiSpi は終端ロジック・オプション設定ディファレンシャルを持つことができません

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® II ソフトウェアのバージョン 12.1 以前のバージョンで問題が発生したため、差動オンチップ終端 (OCT) を備えた HiSpi I/O 規格を使用すると、このエラーメッセージが表示される場合があります。この問題は、Cyclone® V デバイスを対象としたデザインに影響を与えます。

    解決方法

    この問題を回避するには、LVDS I/O 規格を使用してください。

    この問題は、Quartus® II ソフトウェア・バージョン 12.1 SP1 から修正されています。

    関連製品

    本記事の適用対象: 6 製品

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。