記事 ID: 000077195 コンテンツタイプ: トラブルシューティング 最終改訂日: 2016/05/09

リファレンス・クロック周波数によっては、Arria® 10 および Cyclone® 10 GX fPLL IP のコンパイルに失敗します

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション
  • fPLL インテル® Arria® 10 Cyclone® 10 FPGA
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    以下の状況で、Arria® 10 およびCyclone® 10 fPLL IP のコンパイルがフィッターステージで失敗する可能性があります。

    • IP は コア または カスケード・ ソース・モードで、リファレンス・クロック周波数は 49MHz < Fref < 51.5MHz の範囲です。
    • IP は トランシーバー ・モードで、リファレンス・クロック周波数は 50.0MHz ≤ Fref < 51.5MHz の範囲です。

    この問題は、Quartus® Prime スタンダード・エディション・ソフトウェアと Quartus® Prime 開発ソフトウェア・プロ・エディションの両方に影響します。

    解決方法

    指定された範囲に収まらない fPLL IP リファレンス・クロック周波数選択します。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Arria® 10 FPGA & SoC FPGA
    インテル® Cyclone® 10 GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。