記事 ID: 000077108 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Stratix IV GX デバイス用 ALTGX Megawizard インターフェイスの基本ダブル幅モードで 2 シンボルのバイト注文オプションを有効にした場合のバイト注文ブロックの動作について

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

STRATIX® IV GX デバイスの場合、ALTGX MegaWizard® プラグイン・マネージャーは、基本的なダブル幅構成で 2 シンボルのバイトオーダーを選択するオプションを提供します。このオプションは、 レート・マッチャー / バイトオーダー 画面で利用できます。

 

上記の構成でStratix® IV GX トランシーバー・インスタンスをシミュレートすると、 rx_ byteorderalignstatus 受信データがプログラムされたバイト注文パターンの MSByte と LSByte の両方に一致する場合に、出力ポートが表明されるはずです。

 

Alteraは、Quartus® II ソフトウェア・バージョン 8.0 において、2 シンボルのバイト注文オプションが有効になっている基本のダブル幅モード構成では、 rx_byteorderalignstatus プログラムされたバイト注文パターンの LSByte が MS バイトの値の範囲を受け取った場合、ポートが表明されていることを確認しました。

関連製品

本記事の適用対象: 1 製品

Stratix® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。