記事 ID: 000077097 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Qsys で JESD204B IP コア割り込み信号とトランシーバー関連の信号を他のコンポーネントに接続できない

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Quartus® II ソフトウェア Qsys ツールでは、接続できません。 これらの信号は、他の Qsys コンポーネントとの間で行われます。

JESD204B IP コア割り込み信号 (jesd204_rx_int、jesd204_tx_int)

トランシーバー関連信号 (pll_locked、tx_cal_busy、rx_cal_busy、 およびrx_is_lockedtodata)

これらの信号は、以下の他の Qsys コンポーネントと互換性がありません。 インターフェイスと信号タイプの用語。したがって、Qsys はエラーを表示します。 他の Qsys コンポーネントに接続しようとすると、

この問題は、Quartus® II ソフトウェアの JESD204B IP コアに影響を与えています。 バージョン 14.0 およびバージョン 14.0 Arria 10。

解決方法

この問題の回避策はありません。

この問題は、今後のインテル® Quartus® ソフトウェアのバージョンで修正される予定です。 II ソフトウェア。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。