記事 ID: 000077018 コンテンツタイプ: トラブルシューティング 最終改訂日: 2019/03/04

データ出力が正しい場合でも、DCFIFO に ECC エラーが発生するのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    FIFO インテル® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Arria® 10 デバイスで インテル® Quartus® Prime ソフトウェア・バージョン 18.1 以前を使用している場合、データ出力が正しい場合に、DCFIFO でエラー訂正コード (ECC) エラーが発生する可能性があります。

これは、データが安定する前に ECC が正しく計算されていないために発生します。

解決方法

この問題を回避するには、データ出力が有効な場合、または FIFO が空でない場合にのみ、ECC エラーがサンプリングされるようにしてください。

この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション / スタンダード・エディションのバージョン 19.1 以降で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® Arria® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。