記事 ID: 000076945 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/27

エラー (12152): ユーザー階層エンティティー「alt_vip_cl_dil_0:alt_vip_cl_dil_0|alt_vip_packet_transfer:motion_writer|alt_vip_packet_transfer_write_proc:WRITE_BLOCK.write_proc_instance|alt_vip_packet_transfer_twofold_ram:biram|altsyncram:ram_inst0

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    デインターレーサー II (4K HDR パススルー) インテル® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

Quartus® Prime 開発ソフトウェア・バージョン 16.1 の Deinterlacer II IP に問題があるため、Motion Adaptive Deinterlace アルゴリズムと 512 ビット Avalon-MM ローカルポート幅が選択されている場合、コンパイル中に以下のエラーが表示されることがあります。

エラー (12152): ユーザー階層エンティティー「alt_vip_cl_dil_0:alt_vip_cl_dil_0|alt_vip_packet_transfer:motion_writer|alt_vip_packet_transfer_write_proc:WRITE_BLOCK.write_proc_instance|alt_vip_packet_transfer_twofold_ram:biram|altsyncram:ram_inst0」

解決方法

この問題を回避するには、Avalon-MM マスター・ローカル・ポートの幅を縮小します。

この問題は、インテル® Quartus® Prime 開発ソフトウェアのバージョン 17.0 以降で修正されています。

 

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。