記事 ID: 000076905 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/27

警告 (169177): <number> ピンは、3.3-,3.0-V インターフェイスおよび 2.5 V インターフェイスのインテル FPGA要件を満たす必要があります。詳細については、AN 447: 3.3/3.0/2.5 V LVTTL/LVCMOS I/O システムを備えたインターフェイス・MAX 10 デバイスを参照してください。</number>

環境

    インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション
    インテル® Quartus® Prime 開発ソフトウェア・ライト・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

3.3/3.0/2.5-V LVTTL/LVCMOS I/O 規格を 10 個のデバイスの入力ピンに割り当てると、上記の警告インテル® MAX®表示されることがあります。

これは、インテル Quartus® Prime ソフトウェアで自動生成されるメッセージで、削除できません。

関連製品

本記事の適用対象: 1 製品

インテル® MAX® 10 FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。