記事 ID: 000076865 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

ATX PLL を使用している場合、Stratix IV GX デバイスで VCCA_L/R に 2.5v を選択できないのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

IV GX デバイスStratix®場合、ATX PLL を使用する場合、VCCA_L / R は 3.0V である必要があります。ATX PLL を使用している場合、VCCA_L/R の 2.5V オプションは使用できません。

VCCA_L/R に 2.5V を使用しようとすると、次のエラーが表示されます。

エラー:GXB Central Control Unit (CCU) の「|atx_pll_cent_unit」は、サイドアナログ VCCEH 設定が 3.0V に設定されているサイドワイズ電力制約「2.5V」と競合するため、「<>」の位置に配置できません。
情報: 「GXB Central control unit」タイプの Atom「|cent_unit0」が位置<>

関連製品

本記事の適用対象: 1 製品

Stratix® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。