記事 ID: 000076700 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2018/02/02

インテル® Stratix® 10 デバイス・データシートで指定された IOPLL ジッター・パフォーマンスを実現するにはどうすればよいですか?

環境

  • PLL 数
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル Stratix 10 デバイス・データシート で規定されている インテル® Stratix® 10 IOPLL ジッター・パフォーマンスを実現するには、IO バンク内の未終端同時スイッチング出力 (SSO) ピン数を、電流強度ごとに下表に指定されている数に制限します。

    SSO ピン電流強度 (mA)

    SSO ピンの最大数

    SSO ピンあたりのジッター増分 (ps/ピン)

    16

    17

    8

    12

    21

    7

    10

    27

    6

    8

    36

    4

    アプリケーションが同時にトグルするために、より多くの未終端ピンを必要とする場合、PLL 出力ジッター仕様は表に指定された量の影響を受けます。外部メモリー・インターフェイスの仕様は、インテル Stratix 10 デバイスでサポートされている最大データレートで追加ジッターの影響が考慮される場合、影響を受けません。

    このガイドラインは、以下のデバイスに適用されます。

    • インテル Stratix 10 GX ES3 および製品版デバイス
    • インテル Stratix 10 SX ES1、ES2 および製品版デバイス
    解決方法

    ドキュメントが更新されました。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Stratix® 10 SX SoC FPGA
    インテル® Stratix® 10 GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。