記事 ID: 000076689 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Stratix V デバイス、Arria V デバイス、Cyclone V デバイスにはgxb4_cal_clkが必要ですか?

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 SDI コア (gxb4_cal_clk) への入力ポートは、Stratix V、Arria V、または Cyclone V デバイスをターゲットにするときは使用されません。
回避策はありません。これは機能に影響を与えないので、無視することも、境界から下にすることも可能です。
解決方法 この問題は、インテル® Quartus® II の今後のリリースで修正される予定です。SDI ユーザーガイドは今後のリリースでも更新される予定です。

 

関連製品

本記事の適用対象: 9 製品

Stratix® V FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Arria® V FPGA & SoC FPGA
Cyclone® V FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。