記事 ID: 000076608 コンテンツタイプ: エラーメッセージ 最終改訂日: 2018/10/29

エラー (169280): デザイン内に 39 個のトゥルー差動入力バッファーがありますが、デバイスで使用可能な実際の差動入力バッファー位置は 37 個のみです。

環境

  • インテル® Quartus® Prime 開発ソフトウェア・スタンダード・エディション
  • LVDS SERDES インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime ソフトウェア・バージョン 18.0 の既知の問題により、差動 I/O ピンと HPS ピンを使用する場合、Cyclone® V SE デバイスをターゲットとする場合、このエラーが表示される可能性があります。

     

     

     

    解決方法

    このエラーは、HPS ピンが差動 I/O ピンであると誤って想定されているために発生します。

    関連製品

    本記事の適用対象: 1 製品

    Cyclone® V SE SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。