記事 ID: 000076580 コンテンツタイプ: トラブルシューティング 最終改訂日: 2020/07/29

エミュレート TDP デュアル・クロック・モードを使用する際に、RAM:2-PORT IP の生成に失敗するのはなぜですか。

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • RAM 2-ポート・インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime Edition ソフトウェア・バージョン 20.2 以前の問題により、「エラー: ram_2port_0.dcfifo_in: "FIFO の深さはどれくらいですか?" と表示される場合があります。RAM :2 ポート IP の TDP デュアル・クロック・モードをエミュレートする場合、(GUI_Depth) xxx が範囲外です。

    これは、タブ幅/ブロックタイプの「メモリのワード数」の値が範囲外であるためです。エミュレート TDP デュアル・クロック・モードを使用する場合は、2^n (1<n<18) としてのみ設定できます。

    解決方法

    回避策は必要ありません。エミュレート TDP デュアル・クロック・モードを使用する場合は、タブ 幅 / ブロックタイプ 2^n (1<n<18) でメモリーのワード数に正しい値を設定します。

    インテル® Quartus® Prime Pro Edition ソフトウェアの将来のバージョンは、メモリーのワード値が範囲外の場合に IP GUI にエラーメッセージを生成するように拡張される予定です。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Agilex™ FPGA & SoC FPGA
    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。