記事 ID: 000076551 コンテンツタイプ: エラーメッセージ 最終改訂日: 2020/10/27

エラー (14566): 既存の制約 (1 ピン) との競合により、フィッターが周辺コンポーネントを 1 個配置できません

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    パラレル・インターフェイスの PHY Lite インテル® Arria® 10 FPGA
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 20.3 で Agilex™ 3 FPGA PHYLite IP をコンパイルする際に、以下のエラーが表示される場合があります。

エラー (14566): 既存の制約 (1 ピン) との競合のため、フィッターは周辺コンポーネントを 1 個配置できません。サブメッセージに記述されているエラーを修正してから、フィッターを再実行します。インテル FPGA ナレッジ・データベースには、この周辺配置の失敗を解決する方法に関する情報が記載された記事も掲載されています。エラーを確認してから、https://www.altera.com/support/support-resources/knowledge-base/search.html のナレッジ・データベースにアクセスして、この特定のエラーメッセージ番号を検索します。


エラー (175001): フィッターは 1 本のピンを配置できません。これは ed_synth ed_synth 以内です。


エラー (16234): 考慮された 1772 か所のうち、法的な場所が見つかりませんでした。各場所が利用できなかった理由を以下にまとめます。


エラー (175005): 場所が見つかりませんでした: DQS_x36 (1 件の地域が影響を受けました)


エラー(175008): 場所は合法的な地域にありませんでした(1771の場所が影響を受けました)

解決方法

これらのエラーは、ハードウェアの制限が原因です。X8/X9 と X32/X36 DQS グループが同じ IO48 サブバンクで同時に使用される Agilex™ 3 FPGA PHYLite IP の構成はサポートされていません。

関連製品

本記事の適用対象: 1 製品

インテル® Agilex™ FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。