記事 ID: 000076431 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/07/23

Quartus® II ソフトウェア・バージョン 13.0 および 13.0sp1 を使用する際、リソース・プロパティー・エディターのStratix® V、Arria® V、Cyclone® V FPGA トランシーバー・ピンの場合、VOD、プリエンファシス、スルーレート・パラメーターが -1 として報告されるのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® II ソフトウェアのバージョン 13.0 および 13.0sp1 のバグにより、VOD、プリエンファシス、スルーレート・パラメーターは、リソース・プロパティー・エディターの Stratix® V、Arria® V、Cyclone® V FPGA・トランシーバー・ピンの -1 と誤って報告されています。

    解決方法

    割り当てられた VOD、プリエンファシス、スルーレート・パラメーターについては、フィッターの結果を参照できます。

    この問題は、Quartus® II ソフトウェア・バージョン 13.1 以降で解決されています。

    関連製品

    本記事の適用対象: 8 製品

    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Arria® V GX FPGA
    Cyclone® V GT FPGA
    Arria® V GZ FPGA
    Arria® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。