記事 ID: 000076426 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

E タイルのハード IP インテル® Stratix® 10 25G イーサネットから CPRI ダイナミック・リコンフィグレーション・デザイン例 Modelsim* のシミュレーションが終わらないのはなぜですか?

環境

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
    25G イーサネット・インテル® FPGA
    インテル® CPRI
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 19.3 の問題により、Modelsim* シミュレーションの実行はダイナミック・リコンフィグレーション操作の最終段階で実行され、シミュレーションが完了しません。

  • # 情報: ダイナミック・リコンフィグレーションの開始: 2.4G CPRI --> 25G PTP RSFEC
解決方法

この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションバージョン 19.4 以降で修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® Stratix® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。