記事 ID: 000076383 コンテンツタイプ: エラーメッセージ 最終改訂日: 2018/11/19

内部エラー: サブシステム: FPP、ファイル: /quartus/periph/fpp/fpp_design.cpp、Line: 213 Port OPORT_BUFFEROUTはすでに IO_CLUSTER セル 177 に存在します

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • eSRAM インテル® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    このエラーメッセージは、インテル® Quartus® Prime Pro ソフトウェア・バージョン 18.0.1 インテル® Stratix® 10 MX デバイスを対象としており、eSRAM インテル® FPGA IPの 2 つのインスタンスを含むデザインがあり、どちらのケースも共通のリファレンス・クロック信号を共有している場合に表示されることがあります。

    各 eSRAM インテル® FPGA IP・インスタンスには、デバイス上に物理的に配置されているため、専用のリファレンス・クロックが必要です。

    解決方法

    この問題を回避するには、デザイン内の各 eSRAM インテル® IPインスタンスに専用のリファレンス・クロックを提供します。eSRAM インテル® IP ピン要件の詳細については、 インテル® Stratix® 10 デバイスファミリーのピン接続ガイドライン を参照してください。

    インテル® Quartus® Prime ソフトウェアのバージョン 22.3 以降では、さらに意味のあるエラーメッセージが生成されます。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 MX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。