-2/-3 スピードグレードのデバイスで Gen3x8 PIPE のデザインを生成し、tx/rx のピン位置を PCIE HIP の配置に割り当てると、以下のようなフィットエラーが報告されます。
エラー (18510): PIPE マスター・チャネル・< ovSOFTPCIE_TxP[4] タイミング要件により、HIP チャネルの位置< PIN_BF49 >>を配置できません。HIP チャネルの位置を避けるためにマスターチャネルを別のインデックスに変更するか、HIP チャネルの位置を回避するためにマスターチャネルの位置を変更するか、または速度グレードを 1 に変更します。
このエラーは、Quartus® II® 17.0/17.1 ビルド・バージョンを使用していて、ターゲット・デバイスが -2/-3 スピードグレードの場合に報告されます。
ビルドバージョン 17.0/17.1 では、デバイスの速度グレードを 1 に変更してください。
このエラーは QuartusII® 18.1 以降のバージョンで修正されました。Stratix10® シリーズ PIPE デザインでは、QII バージョンを 18.1 以降にアップグレードすることをお勧めします。