記事 ID: 000076378 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/27

PIPE デザインに PCIE HIP チャネルを使用する際のフィッターエラー

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    -2/-3 スピードグレードのデバイスで Gen3x8 PIPE のデザインを生成し、tx/rx のピン位置を PCIE HIP の配置に割り当てると、以下のようなフィットエラーが報告されます。

    エラー (18510): PIPE マスター・チャネル・< ovSOFTPCIE_TxP[4] タイミング要件により、HIP チャネルの位置< PIN_BF49 >>を配置できません。HIP チャネルの位置を避けるためにマスターチャネルを別のインデックスに変更するか、HIP チャネルの位置を回避するためにマスターチャネルの位置を変更するか、または速度グレードを 1 に変更します。

    このエラーは、Quartus® II® 17.0/17.1 ビルド・バージョンを使用していて、ターゲット・デバイスが -2/-3 スピードグレードの場合に報告されます。

     

    解決方法

    ビルドバージョン 17.0/17.1 では、デバイスの速度グレードを 1 に変更してください。

    このエラーは QuartusII® 18.1 以降のバージョンで修正されました。Stratix10® シリーズ PIPE デザインでは、QII バージョンを 18.1 以降にアップグレードすることをお勧めします。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。