記事 ID: 000076359 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2017/06/12

インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション 17.1 Stratix 10 ES エディションを使用して、Avery BFM を使用して PCI Express Gen3x16 デザインをシミュレーションするにはどうすればよいですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Stratix® 10 デバイスは PCI® Express ハード IP モードを Gen3x16 までサポートします。Gen3x16 のシミュレーションには、サードパーティーのルート・コンプレックス BFM を使用する必要があります。このドキュメントでは、サードパーティの BFM を使用してシミュレーションを設定する方法を説明します。このセットアップは Avery BFM に重点を置き、Mentor ModelSim および Synopsys VCS シミュレーターを対象としています。これらのステップは、他のサードパーティー BFM や他のシミュレーション・ソフトウェアに適応させることができます。サードパーティー製 BFM は、Gen3x16 シミュレーションのみでサポートされています。Gen3x8 までのモードについては、PCIe ソリューション向け Stratix 10 Avalon-ST インターフェイス・ユーザーガイド の指示に従ってください。注: インテル FPGA ルート・コンプレックス・バス機能モデル (BFM) は、Gen3x8 までのモードのみをサポートします。

解決方法

Avery BFM を使用して Gen3x16 シミュレーションを設定する手順については、このドキュメント の手順に従います。

チュートリアルに必要なシミュレーション スクリプトは、こちら にあります。

 

関連製品

本記事の適用対象: 1 製品

インテル® Stratix® 10 FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。