記事 ID: 000076243 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

PCI* Express Avalon-ST で インテル® Arria® 10/Cyclone® 10 ハード IP を使用している場合、ホストシステムが PCIe* リンクを検出できない、または BIOS から起動できないのはなぜですか?

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション・バージョン 19.3 の問題により、上記の問題が発生する可能性があります。これは PCI* Express* のインテル® Arria® 10/Cyclone® 10 ハード IP のpld_clk_inuse信号が不正に実装されているためです。

    解決方法

    この問題を解決するためのパッチが利用可能です。インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション 19.3 用パッチ 0.26 をダウンロードしてインストールします。

     

    Windows* 用パッチ 0.26(quartus-19.3-0.26-windows.exe)をダウンロード

    Linux* 用パッチ 0.26 をダウンロード(quartus-19.3-0.26-linux.run)

    パッチ 0.26 用 Readme をダウンロード(quartus-19.3-0.26-readme.txt)

     

    この問題は、インテル® Quartus® Prime 開発ソフトウェア・プロ・エディションのバージョン 19.4 以降修正されています。

    関連製品

    本記事の適用対象: 2 製品

    インテル® Cyclone® 10 GX FPGA
    インテル® Arria® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。