記事 ID: 000076138 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

とは何ですか? <courier>EXTSWITCH</courier> PLL (phase-locked Loop) に使用されるStratixデバイス機能

環境

    PLL 数
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 Stratix デバイスの PLL の CLKSWITCH 機能を使用して、異なる周波数の PLL 入力クロックを切り替えたり、冗長クロックを実行することができます。例えば、extclk0 が 66 MHz で extclk1 が 100 MHz の場合、設計者は extclk0 から extclk1 へのスイッチを制御できます。

一方、自動クロック検出回路は、プライマリー・クロックとセカンダリー・クロックのソースを監視し、プライマリー・クロックが切り替えに停止した場合に自動的にプライマリー・クロックからセカンダリー・クロックに切り替えることができます。

EXTSWITCH を使用した手動クロック・スイッチオーバー機能は、バックプレーン上の複数のカードからクロックソースが外れた場合に便利です。2 つの動作周波数間で手動で切り替える必要があります。電圧制御オシレーター (VCO) が推奨される 500 ~ 1100MHz の範囲で動作するように、セカンダリー・クロック周波数を選択する必要があります。 M カウンターと N カウンターは、VCO 動作周波数を推奨範囲に維持するために設定できます。

EXTSWITCH 機能は、プライマリーが再び安定したら、セカンダリーからプライマリー・クロックに切り替えたいアプリケーションに使用できます。

関連製品

本記事の適用対象: 1 製品

Stratix® FPGAs

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。