記事 ID: 000076124 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Quartus® II ソフトウェア・バージョン 8.1 リリースノート - Errata

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® II ソフトウェア・バージョン 8.1 リリースノートの 15ページには、「両方ともダイナミック・リコンフィグレーションを使用する 2 つの PLL がカスケードされている場合、ダイナミック・コンフィグレーションが正しく機能しない場合がある」という問題のエントリーが含まれています。この問題の記述が正確ではありません。

この問題は、ダウンストリーム PLL がリコンフィグレーション機能を使用しない場合でも、アップストリームの PLL がリコンフィグレーションを使用する場合に生じる場合があります。さらに、問題の症状は、収まらないコンパイル、またはソフトウェア内部のエラーである可能性があります。

この問題を解決するためのパッチが利用可能であり、この問題は今後のバージョンの Quartus® II ソフトウェアで修正される予定です。詳細については、以下の関連ソリューションを参照してください。

関連製品

本記事の適用対象: 3 製品

Stratix® III FPGA
Cyclone® III FPGA
Stratix® IV E FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。