記事 ID: 000076116 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

CPRI MegaCore ファンクション v10.1 ユーザーガイドの MII インターフェイスの説明にエラーが含まれています

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

CPRI MegaCore ファンクション v10.1 ユーザーガイドに誤りがある場合 MII インターフェイスの動作の例。図 4-23、CPRI MII インターフェイス トランスミッター例 1 (CPRI MegaCore の 78 ページ ) ファンクション・ユーザーガイド には、MII が入力した動作が表示されます。 インターフェイスは処理できません。具体的には、信号が cpri_mii_txen 図に示すように、1 つのパケットの送信中に切り替わります。 4~23 では、入力データが CPRI 上で正しく送信されません。 リンク。

図 4-23、およびその説明の一部に頼ってはなりません。 これは切り替えの cpri_mii_txen 入力信号を示します。 同じページの図 4-24 を参照してください。CPRI MII インターフェイス トランスミッターの例 2。

図 4-26、RE を送信する際の CPRI MII インターフェイス信号 または REC マスターおよび受信側 RE スレーブでもこの動作が表示されます。 CPRI MegaCore ファンクションの図 80 ページの図 4-26 の置き換え ユーザーガイド と以下の図を参照してください。

RE または REC マスターを送信する際に修正された CPRI MII インターフェイス信号 および RE スレーブの受信時

このドキュメントの問題は、すべての CPRI MegaCore ファンクションに影響を与えます。 MII インターフェイスで設定されたバリエーション。

CPRI IP コア MII インターフェイスで受信したデータが送信されない データが外部にある場合、CPRI リンクで正しく動作していない 信号を切り替えるイーサネット・ブロック cpri_mii_txen CPRI IP コアへの入力。

解決方法

CPRI MegaCore ファンクションでは図 4-23 を参照しないでください v10.1 ユーザーガイド代わりに、図 4-24 とその説明を参照してください。 外部イーサネット・ブロックの正しい動作を確認してください。

この問題は、以下のバージョン 11.0 で修正されています。 CPRI MegaCore ファンクション・ユーザーガイド誤った図は次のとおりです。 削除。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。