記事 ID: 000076107 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

ゴールデンデザインのモジュールのドライブを解除した入力ポートが正式な検証の不一致を引き起こす原因はなぜですか?

環境

  • 検証
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    この種の不一致は、ゴールデンデザインでポートがドライブされていない場合に発生する可能性があります。 この場合、Encounter Conformal はアンドライブ・ポートに「Z」値を割り当てますが、改訂版のデザインには Quartus が割り当てたポートに事前定義された値が割り当てられます。® II ソフトウェア。 コンフォーマンスが検出したデザインが機能的に同等でないことが検出され、ポートに関連する不一致が報告されます。

    場合によっては、一部のAlteraの VHDL のインスタンス化を使用する際に問題が発生します。®メガファンクション。 この問題を回避するには、Verilog HDL でメガファンクション・バリエーションを生成します。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® FPGAs

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。