クリティカルな問題
この問題は DDR2 および DDR3 および LPDDR2 製品に影響します。
Arria V およびCyclone V デバイスでは、x8 および x16 HPS デザインは次のとおりです。 サポートされていません。
この問題の回避策は、x8 または x16 HPS を使用しないことです。 Arria V または Cyclone V デバイスを使用した設計。
この問題は今後修正される予定です。
クリティカルな問題
この問題は DDR2 および DDR3 および LPDDR2 製品に影響します。
Arria V およびCyclone V デバイスでは、x8 および x16 HPS デザインは次のとおりです。 サポートされていません。
この問題の回避策は、x8 または x16 HPS を使用しないことです。 Arria V または Cyclone V デバイスを使用した設計。
この問題は今後修正される予定です。
1
本サイトでのすべてのコンテンツの投稿および使用には、Intel.com の利用規約が適用されます。
このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。