記事 ID: 000075999 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Quartus™ ソフトウェアでpci_mt32 MegaCore®をシミュレーションする際に、この機能にベクトル波形ファイル (.vwf) が提供されているのに、ロジック競合エラーが発生するのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 サードパーティーの合成ツールを使用して PCI 機能を含むデザインをコンパイルすると、ロジック競合エラーが発生する場合があります。 自動 I/O パッド挿入 オプションがオンになっています。このオプションをオンにすると、機能内の双方向ピンが EDIF または Verilog Quartus* Mapper ファイルで正しく変換されません (.vqm).

I/O パッド挿入オプションを無効にするには、次の手順に従ってください。

シンプリシティー:

  1. デバイス オプションの選択 (ターゲットメニュー) を選択します。
  2. [I/O 挿入を無効にする] チェックボックスを選択します。

ストランススペクトラム:

最適化タブで、I/O パッドの追加オプションのチェックマークを外します。

FPGA コンパイラー II / FPGA コンパイラー II Altera・エディション

  1. 実装の作成(合成メニュー) を選択します。
  2. [I/O パッドを挿入しない]オプションを選択します。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。