記事 ID: 000075941 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

PCI Express Stratix IV GX リセット・コントローラーの IP コンパイラーは、基準クロック制約が満たされない場合、すぐにリカバリーに入りません

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    PCI Express* 向け IP コンパイラーのリセット・コントローラー・ロジック Stratix IV 上の内部リセットモジュールによるハード IP の実装 GX デバイスは、次のデバイスの状態を監視しません pll_lockedbusy_altgxb_reconfig 信号がディ挿入されます。次のように、 IP コンパイラーの前にリンクが不安定になる可能性があります。 PCI Express の場合、PLL ロックが失われるとリンクリカバリーに入ります。

    この問題は PCI Express ハード IP のすべての IP コンパイラーに影響を与えます。 IV GX デバイス上の内部リセットモジュールを使用した実装Stratix。

    解決方法

    この問題を回避するには、PCI 向け IP コンパイラーを確認してください。 Express トランシーバー・リファレンス・クロックは、次の要件を満たします。

    • 基準クロックは、フリー・ランニング・クロックである必要があります これはデバイスの電源が入った後で有効です。
    • 基準クロックは通常動作中も安定している必要があります。 ソフトリセット、ホットリセット、パワーダウン、リンクダウン状態、およびその他の予期される 状況。

    この問題は、今後の IP バージョンでは修正されません。 PCI Express* 用コンパイラー。正しい動作を行うには、設計が必要です。 回避策 で説明されている基準クロックの制約に従ってください。 セクション。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® IV FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。