記事 ID: 000075829 コンテンツタイプ: トラブルシューティング 最終改訂日: 2016/01/11

インテル® Quartus® Prime ソフトウェア・バージョン 15.1 のインテル® MAX® 10 FPGA・オンチップ・フラッシュでホールドタイム違反が発生する原因

環境

  • インテル® Quartus® Prime 開発ソフトウェア
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® Prime ソフトウェア・バージョン 15.1 のタイミングモデルの問題により、以下のレジスターのインテル MAX 10 FPGA®・オンチップ・フラッシュでタイミング違反が発生する可能性があります。

    *altera_onchip_flash_block:altera_onchip_flash_block|drdout[0]

    このレジスターは、ホールド違反のソースとデスティネーションの両方であることに注意してください。

    解決方法

    この違反は false であり、無視できます。この問題は、インテル Quartus Prime ソフトウェア v15.1.1 で修正されました。

    関連製品

    本記事の適用対象: 1 製品

    インテル® MAX® 10 FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。