インテル® Quartus® Prime ソフトウェア・バージョン 15.1 のタイミングモデルの問題により、以下のレジスターのインテル MAX 10 FPGA®・オンチップ・フラッシュでタイミング違反が発生する可能性があります。
*altera_onchip_flash_block:altera_onchip_flash_block|drdout[0]
このレジスターは、ホールド違反のソースとデスティネーションの両方であることに注意してください。
この違反は false であり、無視できます。この問題は、インテル Quartus Prime ソフトウェア v15.1.1 で修正されました。