記事 ID: 000075818 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

第 3 世代マシンで不安定な PCI Express* IP コア向けArria V およびCyclone V ハード IP のリンク・トレーニング

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    第 3 世代マシンに関するリンク・トレーニングは、Arriaにとって不安定な場合があります。 バージョン 12.0 の PCI Express IP コア向け V およびCyclone V ハード IP インテル® Quartus® II ソフトウェアの SP2。Alteraマザーボードでこの問題が発生しています インテル® Ivy ブリッジおよび Sandy Bridge プロセッサーを使用。

    解決方法

    この問題は、Quartus® II ソフトウェアのバージョン 12.1 で修正されています。

    関連製品

    本記事の適用対象: 2 製品

    Arria® V FPGA & SoC FPGA
    Cyclone® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。