32 ビット / 66 MHz PCI インターフェイスには 49 ピンが必要です。PCI の必要なピン数とロジック機能により、PCI ファンクションはチップの左右半分に実装されます。また、6ns 要件を保証するには、出力レジスターを I/O レジスターにする必要があります。
EP1C3 は PCI インターフェイスで利用可能なデバイスリソースの大部分を必要とするため、PCI をサポートしません。
32 ビット / 66 MHz PCI インターフェイスには 49 ピンが必要です。PCI の必要なピン数とロジック機能により、PCI ファンクションはチップの左右半分に実装されます。また、6ns 要件を保証するには、出力レジスターを I/O レジスターにする必要があります。
EP1C3 は PCI インターフェイスで利用可能なデバイスリソースの大部分を必要とするため、PCI をサポートしません。
1
本サイトでのすべてのコンテンツの投稿および使用には、Intel.com の利用規約が適用されます。
このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。