記事 ID: 000075816 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Cyclone®デバイスが PCI に対応していないのはなぜですか?

環境

  • PCI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細 Cycloneデバイスのデータシートによると、Cyclone PCI は 3.3V PCI ローカル・バス仕様 (Rev. 2.1) に完全準拠するように設計されており、32 ビット / 66MHz の動作周波数とタイミング要件を満たしています。

    32 ビット / 66 MHz PCI インターフェイスには 49 ピンが必要です。PCI の必要なピン数とロジック機能により、PCI ファンクションはチップの左右半分に実装されます。また、6ns 要件を保証するには、出力レジスターを I/O レジスターにする必要があります。

    EP1C3 は PCI インターフェイスで利用可能なデバイスリソースの大部分を必要とするため、PCI をサポートしません。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Cyclone® FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。